首页 > 电子

,下拉电阻如何拉到地

上下拉电阻应用很简单吗?那可不一定。电路设计中,在哪些地方要加上下拉电阻?上下拉电阻加多大呢?是否要考虑它的功耗,以及它的灌电流大小,太大会损坏电子器件,一般情况下,元器件需要上下拉的地方,加4.7K或10k,3.3K也行,甚至1K也可以,不会考虑太多,下面,我们细说这个上下拉电阻:1、提高产品的电磁抗干扰能力:悬空引脚就像一根天线,容易受到外部电磁干扰,辐射的干扰通过耦合的方式,通过悬空的引脚进入芯片内部,让芯片不能正常工作。

2、抑制反射干扰:信号远距离传输,阻抗不匹配引起反射干扰。加上、下电阻做电阻匹配,能有效抑制反射干扰。3、模式的选择:比如CPU程序启动方式,从USB启动还是从flash启动,通过改变上下拉电阻进行切换。4、钳位:电子元器件上电时,器件引脚可能处于高阻态,电平信号不确定。这时候,需要给引脚一个确定的电平,以免引起误操作。

1、谁能结合电路图帮我讲讲上拉下拉电阻怎么工作啊

没图,,所谓上拉电阻就是接电源正极,下拉的就是接负极或地,这个概念是单片机中用的吧单片机端口无输出时,端口电压状态不固定,或是怕受外界影响,所以要加一个上拉或下拉另外一个作用是提高驱动能力,,想想吧,比如单片机这个端口输出1ma,上拉电阻1k,电源5v,那么这个加了上拉电阻后可以输出6ma电流。单片机的P0口,在寄存器使其为“0”时,其接地,输出为“0”,正常!

2、什么是上拉电阻和下拉电阻,都有什么用?

一、上拉就是将不确定的信号通过一个电阻钳位在高电平,电阻同时起限流作用。上拉电阻的作用:1、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。2、OC门电路必须使用上拉电阻,以提高输出的高电平值。3、为增强输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干扰能力。6、提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。7、长线传输中电阻不匹配容易引起反射波干扰,加上、下拉电阻是电阻匹配,有效的抑制反射波干扰。二、下拉电阻是直接接到地上,接二极管的时候电阻末端是低电平。

3、什么是上拉电阻和下拉电阻?(最好有图说明

上拉电阻是输出端和电源正极之间的电阻,当输出管截止时,电流为0,上拉位电阻无压降,此时输出为高电平。下拉电阻则是接在输出端和电源负极(地)之间的电阻,当输出管截止时,电流为0,电位为地电位,此时输出为低电平,当输出为低电平时,它能使得输出端切实达到低电平。上拉电阻是在数字逻辑(正逻辑)输出电路中接在输出端和电源正极之间的电阻,当输出为高电平时,它能使得输出端切实达到高电平。

保存到:

相关文章

Top