首页 > 电子

什么是低电平有效,举例说明,低电平有效如何理解

为什么低电平才能使继电器吸合。在数字电路应用中采用低电平触发继电器吸合,是安全可靠因为干扰源一般是上升沿的高电平信号和混杂干扰信号,大多以上升沿高电平尖脉冲的扰动,而误触发信号将继电器吸合,为了确保安全可靠地将继电器吸合。工程师常采用低电平触发导通PNP三极管在饱和导通,使继电器线圈有效保证吸合电流,无扰动信号保证继电器吸合。

比较安全可靠。高电平有混杂电路的干扰脉冲。如微分的上升沿尖脉冲混杂在数字电路带来误触发。使继电器控制工艺产生误差触发。因而产生不必要的故障,造成生产出废品。因此低电平触发更安全可靠。而采用PNP三极管,在低电平基极形成阀值,开启电压保证三极饱和导通。吸合继电器线圈动作接通交流接触器控制电动机。正确可靠安全执行工序的控制。

1、关于系统供电芯片控制脚SHDN低电平有效怎么理解问题

没什么矛盾的,所谓的低电有效,就是低了工作,shdn就是关闭,它工作了就是关闭了此IC,因此IC不工作.因此如果要此ic正常工作,那就shdn不能工作,也就是不能为低电平.。对呀楼上的已经回答的很清楚了。SHDN#按照关闭信号去理解。当低电平是就关闭了。低电平有效是指的SHDN这个信号本身对于针脚来说,芯片要正常工作,需要SHDN无效本身一点矛盾也没有,这样解释是否能明白。

2、高电平、低电平、高电平有效、低电平有效2021-04-07

在电子和自动化控制中,分为模拟信号和数字信号,在数字逻辑电子电路中,数字信号是二进制的,即只有0信号和1信号。:高电平表示电压高的状态,记为1,一般规定高电平为3.5~5V低电平表示电压低的状态,记为0,一般规定低电平为0~0.25V在数字系统中,大多数信号的有效电平为低电平。低电平有效抗干扰能力强低电平有效也可以最大程度地减小干扰和保证控制的可靠性。

3、什么叫低电平和高电平?如何理解?

单片机中的高电平和低电平究竟是个什么样子?请来看我的示波器。你好,1、高电平,指的是与低电平相对的高电压,是电工程上的一种说法。在逻辑电平中,保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于输入高电压(Vih)时,则认为输入电平为高电平。在数字逻辑电路中,低电平表示0,高电平表示1。一般规定低电平为0~0.25V,高电平为3.5~5V。

【提问】你好,1、高电平,指的是与低电平相对的高电压,是电工程上的一种说法。在逻辑电平中,保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于输入高电压(Vih)时,则认为输入电平为高电平,在数字逻辑电路中,低电平表示0,高电平表示1。一般规定低电平为0~0.25V,高电平为3.5~5V。

保存到:

相关文章

Top